<dfn id="is4kg"></dfn>
  • <ul id="is4kg"></ul>
  • <abbr id="is4kg"></abbr>
  • <ul id="is4kg"></ul>
    <bdo id="is4kg"></bdo>

    嵌入式培訓

    嵌入式Linux就業(yè)班馬上開課了 詳情點擊這兒

     

    上海報名熱線:021-51875830
    北京報名熱線:010-51292078
    深圳報名熱線:4008699035
    南京報名熱線:4008699035
    武漢報名熱線:027-50767718
    成都報名熱線:4008699035
    廣州報名熱線:4008699035
    西安報名熱線:4008699035

    曙海研發(fā)與生產(chǎn)請參見網(wǎng)址:
    www.shanghai66.cn
    全英文授課課程(Training in English)

      首 頁  手機閱讀模式   課程介紹 培訓報名  企業(yè)培訓 付款方式  研發(fā)&生產(chǎn)  產(chǎn)品展示  關于我們  聯(lián)系我們  承接項目開發(fā)板商城  講師介紹
    嵌入式協(xié)處理器--FPGA
    FPGA項目實戰(zhàn)系列課程----
    嵌入式OS--4G手機操作系統(tǒng)
    嵌入式協(xié)處理器--DSP
    手機/網(wǎng)絡/動漫游戲開發(fā)
    嵌入式OS-Linux
    嵌入式CPU--ARM
    嵌入式OS--WinCE
    單片機培訓
    嵌入式硬件設計
    Altium Designer Layout高速硬件設計
    嵌入式OS--VxWorks
    PowerPC嵌入式系統(tǒng)/編譯器優(yōu)化
    PLC編程/變頻器/數(shù)控/人機界面 
    開發(fā)語言/數(shù)據(jù)庫/軟硬件測試
    3G手機軟件測試、硬件測試
    芯片設計/大規(guī)模集成電路VLSI
    云計算、物聯(lián)網(wǎng)
    開源操作系統(tǒng)Tiny OS開發(fā)
    小型機系統(tǒng)管理
    其他類
    WEB在線客服
    南京WEB在線客服
    武漢WEB在線客服
    西安WEB在線客服
    廣州WEB在線客服
    QQ號  
    shuhaipeixun
    QQ號  
    1299983702
      雙休日、節(jié)假日及晚上可致電值班電話:021-51875830 值班手機:15921673576/13918613812

    值班QQ:shuhaipeixun

    值班網(wǎng)頁在線客服,點擊交談:
     
    網(wǎng)頁在線客服

     
    曙海產(chǎn)品研發(fā)和生產(chǎn)
    合作伙伴與授權機構(gòu)
    現(xiàn)代化的多媒體教室
    郵件列表
     
    曙海動態(tài)
    曙海成功實施奇瑞汽車單片機開發(fā)企業(yè)培訓[2011-4-8]
    第89期FPGA應用設計高級培訓班圓滿結(jié)業(yè)
    [2011-4-3]
    第31期iPhone培訓班圓滿結(jié)業(yè)
    [2011-3-28]
    第67期DSP6000系統(tǒng)開發(fā)培訓班圓滿結(jié)業(yè)
    [2011-3-25]
                SOC/ASIC設計培訓班
       入學要求

            學員學習本課程應具備下列基礎知識:
            ◆ 有數(shù)字電路設計和硬件描述語言的基礎或自學過相關課程。

       班級規(guī)模及環(huán)境--熱線:4008699035 手機:15921673576/13918613812( 微信同號)
           為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人,多余人員安排到下一期進行。
       上課時間和地點
    上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協(xié)同大廈
    近開課時間(周末班/連續(xù)班/晚班)
    SOC/ASIC設計培訓班:2025年7月14日..用心服務..........--即將開課--............................
       實驗設備
         ☆資深工程師授課

            ◆外地學員:代理安排食宿(需提前預定)
            ☆注重質(zhì)量
            ☆邊講邊練

            ☆合格學員免費推薦工作

            

            專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力
            得到大家的認同,受到用人單位的廣泛贊譽。

            ★實驗設備請點擊這兒查看★
       新優(yōu)惠
           ◆在讀學生憑學生證,可優(yōu)惠500元。
       質(zhì)量保障

            1、培訓過程中,如有部分內(nèi)容理解不透或消化不好,可免費在以后培訓班中重聽;
            2、培訓結(jié)束后免費提供半年的技術支持,充分保證培訓后出效果;
            3、培訓合格學員可享受免費推薦就業(yè)機會。 。專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。

                  SOC/ASIC設計培訓班

     

    第一階段 ASIC設計

    1) 邏輯設計理論/ Verilog/ VHDL語言

    2) 數(shù)字電路驗證(verification平臺建立/功能測試

    3) 設計綜合(synthesys)與掃描鏈測試(DFT)

    4) 靜態(tài)時序分(STA)

    5) 數(shù)字電路前端設計實戰(zhàn)(有兩個實際芯片項目)

    理論學習之外,以實際項目讓學員接觸設計,為此提供完整的免費的EDA軟件安裝服務,并有實際芯片案例,導師指導全程設計。

    數(shù)字設計的理論部分具體內(nèi)容如下:

    一 邏輯設計理論/ Verilog/ VHDL語言
    1 ) HDL 語言簡介
    Verilog 語言的產(chǎn)生發(fā)展 優(yōu)勢和特點
    編譯仿真的原理
    Verilog/VHDL 語言各自現(xiàn)狀及應用
    2)verilog語法 (或者 VHDL語法 )
    模塊 時延的概念與應用
    運算符及優(yōu)先級
    賦值的類型與適用
    條件語句 循環(huán)語句
    Initial always task function 說明語句及使用
    行為級建模和可綜合設計
    3)數(shù)字系統(tǒng)設計
    數(shù)據(jù)流的設計/控制 時序設計
    狀態(tài)機設計

    二 verification平臺建立/功能測試
    1) 驗證環(huán)節(jié)在ic設計流程中的位置,
    2) RTL/網(wǎng)表/FPGA/testchip 的驗證階段
    3) 驗證計劃
    4) verification 的方法學 種類和適用設計
    5)  RTL verification testbench setup 激勵文件生成 
    6)  RTL語言和高級語言的混合驗證平臺建立
    7)  數(shù)模混合設計驗證方法學

    三 設計綜合(synthesys)與掃描鏈測試(DFT)
    1)綜合
    綜合的概念 
    綜合庫與工具介紹 
    綜合的過程 
    約束/工作環(huán)境的設立 
    反標文件產(chǎn)生
    優(yōu)化設計
    2)DFT
    DFT 概念
    scan chain/ BSD/BIST 概念與設計方法
    DFT 的測試原理/測試方法( D算法 向量產(chǎn)生與仿真)
    BSD 基本單元和JTAG測試 

     
    四 靜態(tài)時序分(STA)

    1)靜態(tài)時序分析概念
    2)數(shù)據(jù)延遲 setup /hold 的分析
    3)時鐘結(jié)構(gòu) 跨時鐘/多時鐘條件 
    4)端口約束/工作環(huán)境設定
    5)工作條件/工藝條件 對延遲的影響
    6)關鍵路徑與設計優(yōu)化 
    7)報告分析 

    五 實踐項目部分
    項目一: RTL coding
    中斷管理狀態(tài)機設計
    驗證平臺設計和使用
    測試向量設計
    驗證工具的使用
    debug 調(diào)試
    項目二: 基礎通信協(xié)議
    方案設計
    RTL coding
    通信算法的運用
    CPU控制
    FIFO設計與實現(xiàn)
    驗證平臺設計和使用
    測試向量設計
    驗證工具的使用
    debug 調(diào)試
    電路綜合和DFT
    靜態(tài)時序分析

    第二階段 SOC


    1.架構(gòu)及設計流程
    2.CPU核
    1)指令
    2)中斷和異常
    3)數(shù)據(jù)緩沖和指令緩沖
    4)內(nèi)部數(shù)據(jù)ram和指令RAM
    3.AMBA總線
    4.外設
    1)SRAM
    2)DRAM
    3)IO
    4)DMA

    5.項目實戰(zhàn)
    設計ARM

     

    節(jié)假日、雙休日及晚上可致電值班電話:021-51875830
    值班手機:15921673576/13918613812


    備案號:滬ICP備08026168號

    .(2012年12月17日........,,,...........................................)...............................................................
    在線客服